1549894



ABSTRACTS VIEWS

186810



VIEWS & DOWNLOAD

Browsing by Author Trần, Đại Dương

Jump to: 0-9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z
or enter first few letters:  
Showing results [1 - 7] / 7
  • Authors: Lâm, Đức Khải; Hồ, Ngọc Diễm; Trần, Đại Dương (2019)

    Tài liệu “Giáo trình Thiết kế Lý Luận Số 2” được biên soạn nhằm tiếp nối những nội dung đã được trình bày trong giáo trình Thiết kế Lý Luận Số nhằm giúp sinh viên trang bị kiến thức nâng cao về thiết kế các hệ thống số, bao gồm các kỹ năng phân tích, tổng hợp và thiết kế các hệ thống mạch số phức tạp. Hơn thế nữa, sinh viên sẽ được cung cấp các kỹ năng tối ưu thiết kế về tốc độ, tài nguyên thiết kế. Đối tượng chủ yếu của tài liệu này là sinh viên chuyên ngành kỹ thuật máy tính, điện tử - viễn thông, vi điện tử.
  • Authors: Nguyễn, Minh Sơn; Phan, Đình Duy; Hồ, Ngọc Diễm; Trần, Đại Dương; Nguyễn, Duy Xuân Bách; Hà, Lê Hoài Trung; Lầu, Phi Tường; Nguyễn, Thanh Thiện; Trương, Văn Cương; Patterson, David A; Hennessy, John L (2023)

    -
  • Authors: Phạm, Đình Huy; Nguyễn, Thanh Thiện; Trần, Đại Dương; Trần, Hoàng Lộc (2019)

    Tài liệu Hướng dẫn thực hành Cơ sở dữ liệu (CSDL) trình bày các kỹ thuật, công cụ để có thể thao tác với một CSDL quan hệ thông qua hệ quản trị CSDL (DBMS) cụ thể (Microsoft SQL Server), phục vụ cho nhiều môn học nâng cao về CSDL trong những học kỳ kế tiếp. Tài liệu giới thiệu các công cụ trong Microsoft SQL Server, hiện thực được ngôn ngữ định nghĩa dữ liệu, ngôn ngữ thao tác dữ liệu, ngôn ngữ truy vấn dữ liệu SQL đơn giản và nâng cao trên DBMS, cách khai báo các ràng buộc toàn vẹn trên một quan hệ và trên nhiều quan hệ.
  • Authors: Lâm, Đức Khải; Trần, Đại Dương (2021)

    Nội dung của tài liệu gồm 6 bài thực hành và 3 phụ lục: • Bài 1: Làm quen công cụ thực hành. • Bài 2: Đại số Boolean. • Bài 3: Thiết kế mạch tổ hợp. • Bài 4: Thiết kế phân cấp. • Bài 5: Flipflop và thanh ghi. • Bài 6: Thiết kế bộ đếm đồng bộ. • Phụ lục A: Giới thiệu Altera DE2 Board. • Phụ lục B: Thông tin, dữ liệu và tín hiệu. • Phụ lục C: Bộ giải mã LED 7 đoạn.
  • Authors: Lâm, Đức Khải; Trần, Đại Dương (2021)

    Tài liệu được chia thành 6 bài, trong đó có 1 bài giới thiệu về ngôn ngữ mô tả phần cứng Verilog và 5 bài hướng dẫn thực hành các nội dung chính của môn học Thiết kế Luận lý Số: • Bài 1. Giới thiệu Verilog HDL. • Bài 2. Thiết kế máy trạng thái. • Bài 3. Thiết kế các thành phần của khối dữ liệu. • Bài 4. Thiết kế khối dữ liệu. • Bài 5. Thiết kế khối điều khiển. • Bài 6. Thiết kế bộ vi xử lý RISC.
  • Authors: Lâm, Đức Khải; Hồ, Ngọc Diễm; Trần, Đại Dương (2019)

    Giáo trình Thiết kế Luận lý Số 2 được biên soạn nhằm tiếp nối những nội dung đã được trình bày trong Giáo trình Thiết kế Luận lý Số nhằm giúp sinh viên trang bị kiến thức nâng cao về thiết kế các hệ thống số, bao gồm các kỹ năng phân tích, tổng hợp và thiết kế các hệ thống mạch số phức tạp. Hơn thế nữa, sinh viên sẽ được cung cấp các kỹ năng tối ưu thiết kế về tốc độ, tài nguyên thiết kế. Đối tượng chủ yếu của tài liệu này là sinh viên các chuyên ngành kỹ thuật máy tính, điện tử - viễn thông, vi điện tử. Trong quá trình sử dụng tài liệu này, nếu bạn đọc có bất kỳ góp ý nào về nội dung, hình thức trình bày hay các góp ý khác về tài liệu, xin vui lòng gửi góp ý về thư điện tử: ...